About Mint-CAS
Mixed-signal INTegrated Circuit And System Lab.
Our Goal
Mint-CAS Laboratory focuses on advancing sensor interface performance and enabling on-sensor AI through innovative mixed-signal circuit design. Our research also aims to achieve efficient power management for sensor systems by developing intelligent power management solutions.
Research Topics
- Sensor Interfaces
- for Advanced Displays
- for Humanoids
- Mixed-Signal Circuit Cores
- ADCs
- CDCs
- Power Management ICs
- Intelligent DVFS
- LDOs and DC-DC Converters
Funded by
- Samsung Electronics, Inc.
- Samsung Display, Inc.
- Hyundai Motor, Inc.
- MOTIE
- MSIT
- MOE
2026년 후기 및 2027년 전기 신입생을 모집합니다
- 성균관대 혼성신호 집적회로 및 시스템 연구실에서 함께 연구할 석박통합/석사/학석연계 과정 대학원생을 모집합니다. 주 연구분야는 아날로그/혼성신호 집적회로 설계이며, 다수의 국가연구과제 및 산학연구과제를 수행중입니다. 회로 설계에 열정이 넘치는 학생들의 많은 지원을 기다립니다.
- 우리 연구실은 학위 과정 동안 밀도 높은 연구를 통해 Top-Tier Conference 및 Journal 게재를 최우선 목표로 합니다. 우수한 연구 성과를 목표로 함께 혼성신호 회로 설계 분야의 새로운 영역을 개척해나갈 성실하고 도전적인 학생을 모집합니다.
- (필수요건) 학점 3.5/4.5 이상, 신호및시스템, 전자회로 1/2, 아날로그집적회로, 디지털집적회로 과목 이수 (또는 예정)
- (우대사항) 확률및랜덤변수, 선형대수, 제어공학, 통신이론, 디지털신호처리, 인공지능, 자료구조 및 알고리즘, 컴퓨터구조, 임베디드시스템 과목 이수
- 석박통합과정 및 학석연계과정을 우선 선발하며, 일반 석사과정은 산업자원부 인력양성사업 참여를 전제로 선발합니다.
- SSIT 석사/석박통합 과정은 위 필수요건 및 우대사항과 무관하게 별도 선발하며 연 3~4명 선발합니다.
- 선발 절차: PI 메일로 성적증명서 및 CV 전달 – 인터뷰 – 연구실 인턴 (SSIT 미해당) – 대학원 전형 – 최종 선발
-
“전자전기컴퓨터공학과” 또는 “반도체융합공학과”로 지원 가능합니다.
- 2026년 후기 입학 선발 TO (예정): (1순위, 우대) 학석연계 3명 내외, (2순위) 석박통합과정 1명, (3순위) 석사과정 2명 내외
- 모집분야: On-Sensor AI 기반 Sensor Interface 회로 / 차세대 NPU향 지능형 전력관리회로 (디지털 회로 분야)
- 2027년 전기 입학 선발 TO (예정): (1순위, 우대) 석박통합과정 2명 내외, (2순위) 학석연계과정 2명 내외, (3순위) 석사과정 2명 내외
- 모집분야: On-Sensor AI 기반 Sensor Interface 회로 / 차세대 NPU향 지능형 전력관리회로 / XMODEL 기반 모델링 및 검증 기법 연구
